GCC -T链接选项问题

cig3rfwq  于 2022-11-13  发布在  其他
关注(0)|答案(1)|浏览(257)

我已经用arm-none-eabi-gcc编译了这个项目,用命令来反对

arm-none-eabi-gcc --specs=nosys.specs -mcpu=cortex-m7 -mtune=cortex-m7 -Os -g -gdwarf-2  -c $< -o $(@)

目前,当我尝试用对象文件夹中的命令链接对象文件时,我得到了该对象文件

arm-none-eabi-gcc --specs=nosys.specs -mcpu=cortex-m7 -mtune=cortex-m7  -g -gdwarf-2  -nostartfiles -T ..\project.ld  -o target *

然而我得到了一些奇怪的错误

arm-none-eabi/bin/ld.exe: error: no memory region specified for loadable section `.text.memcmp'

我知道,当我使用-T选项时,将使用链接脚本文件而不是默认链接脚本。看起来某些内置函数的节定义丢失了。我尝试修复该问题,

.text.memcmp : {*(.text.memcmp)}

在我的ld文件中,它看起来像这个部分是固定的,但是我得到了另一个错误:

arm-none-eabi/bin/ld.exe: error: no memory region specified for loadable section `.text.memset'

所以我不认为把.text.memset放在LD文件中是正确的修复方法,因为在我把'.text.memset'放在LD文件中之后,我得到了另一个错误:

arm-none-eabi/bin/ld.exe: error: no memory region specified for loadable section `.text._snprintf_r'

我想我在GCC中遗漏了一些为内置函数创建这些默认部分的选项
这个问题的根本原因是什么,如何解决?非常感谢!
更新:添加以下LD文件:

MEMORY {
  INIT_SRAM                : ORIGIN = 0x34400000, LENGTH = 0x1FB000
  INIT_SRAM_NO_CACHEABLE   : ORIGIN = 0x3460A000, LENGTH = 0x1DF00
  INIT_SRAM_STACK          : ORIGIN = 0x34628000, LENGTH = 0x15000
  RAM_RSVD               : ORIGIN = .,          LENGTH = 0
  BOOT_TEST           : ORIGIN = 0x43840000  LENGTH = 0x50    
}
SECTIONS 
{
.boot_test                                         : {*(.boot_test)}> BOOT_TEST 
.exception_table                             ALIGN(4)   : > {*(.exception_table)}>INIT_SRAM
.startup                                     ALIGN(4)   : {*(.startup)}
.ramcode                                    ALIGN(4) : > {*(.ramcode)} 
.text ALIGN(4) : { *(.text) }
.ramcode                                     ALIGN(4) : { *(.ramcode) }
.rodata                                     ALIGN(4)    : { *(.rodata) }
.data                                     ALIGN(4)      : { *(.data) }
.bss                                 ALIGN(16)  : { *(.bss) }

_TEST_SESSION_START = .;
.TEST_SESSION :{*(.TEST_SESSION)}
_TEST_SESSION_END = (. - 1);  

_Stack_start                       = .;
__STACK_SIZE                     = SIZEOF(INIT_SRAM_STACK);
__RAM_NO_CACHEABLE_START      = ADDR(INIT_SRAM_NO_CACHEABLE);

}
irtuqstp

irtuqstp1#

不断变化

.text ALIGN(4) : { *(.text) }

.text ALIGN(4) : { *(.text) *(.text.*) }

可以修复此. text.xxx缺失问题。

相关问题